Ingénierie

Maître de Conférences – Sorbonne Université, Laboratoire d’Informatique de Parsi 6 (UMR 7606), 
Département Systèmes Embarqués sur Puce, Équipe Systèmes Électroniques 

Biographie

Responsables des stages :

  • FPGA : Méthode de conception des circuits numériques
  • System on Chip (SoC) : Co-conception logicielle et matérielle embarquée sur FPGA.

Techniques maîtrisées :

  • Électronique numérique : conception de circuits et systèmes numériques, langages de description matériels (HDL)
  • Programmation embarquée : microcontrôleurs, systèmes sur puce reconfigurables (SoPC)
  • Modélisation de systèmes électroniques : SystemC, SystemC-AMS.

Laboratoire et thème de recherche actuel :

  • Maître de Conférences – Sorbonne Université, Laboratoire d’Informatique de Parsi 6 (UMR 7606), Département Systèmes Embarqués sur Puce, Équipe Systèmes Électroniques

Thématiques : modélisation des performances des systèmes électroniques, architectures reconfigurables

Références

Dernières publications

  • B. Granado, M. Gatti, J. Denoulet, M. Rayrole : “In flight real-time adaptation”, SAE 2017 AeroTech, Fort Worth, Texas, USA (September 2017)
  • R. Wang, J. Denoulet, S. Feruglio, F. Vallette, P. Garda : “High-Level Virtual Prototyping of Signal Integrity in Bus Communication”, IEEE Transactions on Components Packaging and Manufacturing Technology, vol. 6 (6), pp. 864-872 (2016)
  • A. Brière, E. Unlu, J. Denoulet, A. Pinna, B. Granado, F. Pêcheux, Y. Louët, C. Moy: “A Dynamically Reconfigurable RF NoC for Many-Core”, ACM Great Lakes Symposium on VLSI, Pittsburgh, USA, pp. 139-144, (ACM), (ISBN: 978-1-4503-3474-7) (2015)