Ingénierie
Enseignant-chercheur, Maitre de Conférences
Responsable du parcours Electronique-Informatique Systèmes Embarqués à Polytech Sorbonne Université (Polytech Paris-UPMC) de 2013 à 2016.
Equipe Systèmes Electroniques, Département System-on-Chip (SYEL – SoC)
Laboratoire d’Informatique de Paris 6, CNRS UMR 7606 (LIP6
Biographie
Missions :
Intervenant dans les stages :
FPGA : méthode de conception des circuits numériques
System on Chip (SoC) : co-conception logicielle et matérielle embarquée sur FPGA
Synthèse de haut niveau (HLS) pour System on Chip
Chargé de mission Sorbonne Université pour l’EIT-DIGITAL
Membre nommé du comité de pilotage du Tremplin Carnot Interface, Sorbonne Université
Thèmes de recherche :
- Imageur CMOS et imagerie 3D : modélisation et conception de système de vision sur puce ;
- Systèmes embarqués et dispositifs médicaux pour l’aide au diagnostique
- Détection du cancer du côlon par logique floue ;
- Troubles du sommeil par fusion symbolique ;
- Architecture cognitive : modélisation et conception d’architecture matérielle intégrant une capacité cognitive de soi-même dans le but d’adapter l’utilisation de ses propres ressources en fonction de contraintes comme la consommation, la précision et la latence du calcul.
Mots clés : Imageur CMOS, Dispositif Médicaux Intelligents, Arbre et forets floues, Fusion Symbolique, Architecture Cognitive
Références
Dernières publications :
Seba, D. Istrate, T. Guettari, A. Ugon, A. Pinna, and P. Garda, “Thermal-signature-based sleep analysis sensor,” Informatics, vol. 4, no. 4, 2017, issn: 2227-9709. doi: 10.3390/informatics4040037. [Online]. Available: http://www.mdpi.com/2227-9709/4/4/37
L. C. Camacho, A. Pinna, X. Dray, and B. Granado, “Polyps Recognition Using Fuzzy Trees,” in Biomedical and Health Informatics (BHI’17), Orlando, United States, 2017. [Online]. Available: https://hal.archives-ouvertes.fr/hal-01534327